若x(n)是一個(gè)因果序列,Rx-是一個(gè)正實(shí)數(shù),則x(n)的Z變換X(z)的收斂域?yàn)椋ǎ?br />
A.A
B.B
C.C
D.D
您可能感興趣的試卷
你可能感興趣的試題
一離散序列x(n),若其Z變換X(z)存在,而且X(z)的收斂域?yàn)椋?img src="https://newimg.ppkao.com/2016-03/sheqianqian/2016031711544777476.jpg" />,則x(n)為()。
A.因果序列
B.右邊序列
C.左邊序列
D.雙邊序列
A.R3(n)
B.R2(n)
C.R3(n)+R3(n-1)
D.R2(n)-R2(n-1)
A.R2(n)-R2(n-2)
B.R2(n)+R2(n-2)
C.R2(n)-R2(n-1)
D.R2(n)+R2(n-1)
要從抽樣信號(hào)不失真恢復(fù)原連續(xù)信號(hào),應(yīng)滿足下列條件的哪幾條?()
(Ⅰ)原信號(hào)為帶限
(Ⅱ)抽樣頻率大于兩倍信號(hào)譜的最高頻率
(Ⅲ)抽樣信號(hào)通過理想低通濾波器
A.Ⅰ、Ⅱ
B.Ⅱ、Ⅲ
C.Ⅰ、Ⅲ
D.Ⅰ、Ⅱ、Ⅲ
A.Ωs<Ωc
B.Ωs>Ωc
C.Ωs<2Ωc
D.Ωs>2Ωc
最新試題
請(qǐng)問TMS320C54x DSP支持以下哪些自舉模式?()
匯編語(yǔ)句:Begin:stm #0xAC,PMST 中,操作數(shù)#0xAC屬于以下哪種尋址方式?()
對(duì)于TMS320C5416DSP而言,如果外部輸入時(shí)鐘信號(hào)(CLKIN)為16MHz,通??梢栽谟布跏蓟瘯r(shí)配置時(shí)鐘模式寄存器(CLKMD寄存器)來對(duì)CLKIN信號(hào)進(jìn)行倍頻處理使其高速運(yùn)行。若軟件初始化時(shí)設(shè)置時(shí)鐘模式寄存器(CLKMD)的值為0x9007有效時(shí),TMS320C5416DSP的CPU實(shí)際運(yùn)行頻率為()
對(duì)于C5416DSP而言,在采用雙操作數(shù)的間接尋址方式時(shí),可以使用下面的哪個(gè)輔助寄存器(),用于雙操作數(shù)的間接尋址。
以TMS320VC5416為例,若設(shè)置PMST寄存器的值為0x7FA0,則再次發(fā)生復(fù)位中斷時(shí),PC將跳轉(zhuǎn)到程序空間中地址()(即復(fù)位中斷向量地址)處開始執(zhí)行程序。
TMS320VC54x DSP支持以下哪些可屏蔽中斷源?()
采用C語(yǔ)言開發(fā)C54x DSP程序時(shí),將產(chǎn)生以下數(shù)據(jù)段和程序段,請(qǐng)問以下數(shù)據(jù)段中哪些通常為未初始化變量保留存儲(chǔ)空間()
離散傅立葉變換(DFT)的實(shí)質(zhì)是()。
對(duì)于C54x DSP,數(shù)值0.5若采用16位Q12表示法表示時(shí),其對(duì)應(yīng)的定點(diǎn)數(shù)為以下哪項(xiàng)?()
C54x DSP的CPU有多個(gè)運(yùn)算單元,累加器是其重要組成部分,請(qǐng)指出以下選項(xiàng)中哪些是C54x DSP的累加器?()