A.PAL
B.GAL
C.PROM
D.PLA
您可能感興趣的試卷
你可能感興趣的試題
A.PAL
B.GAL
C.PROM
D.PLA
A.PAL
B.GAL
C.PROM
D.PLA
A.PAL的或陣列可編程
B.PAL的與陣列、或陣列均不可編程
C.PAL與陣列、或陣列均可編程
D.PAL的與陣列可編程
A.輸入緩沖電路
B.與陣列
C.輸出緩沖電路
D.移位寄存器
A.多諧振蕩器
B.單穩(wěn)態(tài)觸發(fā)器
C.施密特觸發(fā)器
D.石英晶體多謝振蕩器
最新試題
TTL與非門閾值電壓UT的典型值是()
一個(gè)16選一的數(shù)據(jù)選擇器,其地址輸入(選擇控制輸入)端有()個(gè)。
判斷如下VHDL的操作是否正確,如不正確,請(qǐng)改正。字符a和b的數(shù)據(jù)類型是BIT,c是INTEGER,執(zhí)行c<=a+b。
要使JK觸發(fā)器的輸出Q從1就成0,它的輸入信號(hào)JK就為()。
TTL與非門輸入短路電流IIS的參數(shù)規(guī)范值是()。
與倒T形電阻網(wǎng)絡(luò)DAC相比,權(quán)電流網(wǎng)絡(luò)D/A轉(zhuǎn)換器的主要優(yōu)點(diǎn)是消除了()對(duì)轉(zhuǎn)換精度的影響。
27系列EPROM存儲(chǔ)的數(shù)據(jù)是()可擦除的。
以下代碼中為無(wú)權(quán)碼的為()。
具有“有1出0、全0出1”功能的邏輯門是()
如要將一個(gè)最大幅度為5.1V的模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),要求輸入每變化20mV,輸出信號(hào)的最低位(LSB)發(fā)生變化,應(yīng)選用()位ADC。