A.時(shí)鐘脈沖
B.時(shí)鐘信號(hào)
C.CP
D.輸入信號(hào)
您可能感興趣的試卷
你可能感興趣的試題
A.鍵盤輸入
B.開關(guān)消噪
C.防抖動(dòng)
D.數(shù)據(jù)運(yùn)算
A.置0
B.置1
C.保持記憶
D.裝態(tài)不定
A.D觸發(fā)器
B.同步觸發(fā)器
C.JK觸發(fā)器
D.T和T’觸發(fā)器
A.基本RS觸發(fā)器
B.同步觸發(fā)器
C.主從觸發(fā)器
D.JK觸發(fā)器
A.具有兩個(gè)能自行保持的穩(wěn)定狀態(tài)
B.有三個(gè)穩(wěn)定狀態(tài)
C.根據(jù)不同的輸入信號(hào)可以置成1或0狀態(tài)
D.沒有記憶功能
最新試題
一個(gè)VHDL模塊是否必須有一個(gè)實(shí)體和一個(gè)結(jié)構(gòu)體?是否可以有多個(gè)實(shí)體和結(jié)構(gòu)體?簡(jiǎn)述它們的作用。
兩個(gè)與非門構(gòu)成的基本RS觸發(fā)器,當(dāng)Q=1、Q=0時(shí),兩個(gè)輸入信號(hào)R=1和S=1。觸發(fā)器的輸出Q會(huì)()。
與倒T形電阻網(wǎng)絡(luò)DAC相比,權(quán)電流網(wǎng)絡(luò)D/A轉(zhuǎn)換器的主要優(yōu)點(diǎn)是消除了()對(duì)轉(zhuǎn)換精度的影響。
一個(gè)兩輸入端的門電路,當(dāng)輸入為10時(shí),輸出不是1的門電路為()
若停電數(shù)分鐘后恢復(fù)供電,()中的信息能夠保持不變。
27系列EPROM存儲(chǔ)的數(shù)據(jù)是()可擦除的。
7系列EPROM存儲(chǔ)的數(shù)據(jù)是()可擦除的。
用1M×4的DRAM芯片通過()擴(kuò)展可以獲得4M×8的存儲(chǔ)器。
采用浮柵技術(shù)的EPROM中存儲(chǔ)的數(shù)據(jù)是()可擦除的。
10-4線優(yōu)先編碼器允許同時(shí)輸入()路編碼信號(hào)。