A.同步DC觸發(fā)器
B.同步RS觸發(fā)器
C.主從RS觸發(fā)器
D.基本RS觸發(fā)器
您可能感興趣的試卷
你可能感興趣的試題
A.同步DC觸發(fā)器
B.同步RS觸發(fā)器
C.主從RS觸發(fā)器
D.基本RS觸發(fā)器
A.有2個(gè)穩(wěn)定狀態(tài),即0態(tài)和1態(tài)
B.觸發(fā)器除了可以置0和置1外,還可以置為高阻態(tài)。
C.在外加輸入信號(hào)的觸發(fā)下,觸發(fā)器可以改變?cè)瓉?lái)的狀態(tài),具有置0和置1功能。
D.沒有外加信號(hào)作用時(shí),觸發(fā)器可以保持原來(lái)的狀態(tài)不變。
A.基本RS觸發(fā)器
B.D觸發(fā)器
C.主從JK觸發(fā)器
D.邊沿JK觸發(fā)器
A.同步R-S觸發(fā)器
B.主從R-S觸發(fā)器
C.維阻R-S觸發(fā)器
D.邊沿R-S觸發(fā)器
A.基本RS觸發(fā)器
B.D觸發(fā)器
C.JK觸發(fā)器
D.T觸發(fā)器
最新試題
TTL與非門閾值電壓UT的典型值是()
采用浮柵技術(shù)的EPROM中存儲(chǔ)的數(shù)據(jù)是()可擦除的。
簡(jiǎn)述用譯碼器或多路選擇器實(shí)現(xiàn)組合邏輯電路的不同之處。
用1M×4的DRAM芯片通過(guò)()擴(kuò)展可以獲得4M×8的存儲(chǔ)器。
兩個(gè)與非門構(gòu)成的基本RS觸發(fā)器,當(dāng)Q=1、Q=0時(shí),兩個(gè)輸入信號(hào)R=1和S=1。觸發(fā)器的輸出Q會(huì)()。
具有“有1出0、全0出1”功能的邏輯門是()
若停電數(shù)分鐘后恢復(fù)供電,()中的信息能夠保持不變。
與倒T形電阻網(wǎng)絡(luò)DAC相比,權(quán)電流網(wǎng)絡(luò)D/A轉(zhuǎn)換器的主要優(yōu)點(diǎn)是消除了()對(duì)轉(zhuǎn)換精度的影響。
基本RS觸發(fā)器的輸入直接控制其輸出狀態(tài),所以它不能被稱為()觸發(fā)器。
10-4線優(yōu)先編碼器允許同時(shí)輸入()路編碼信號(hào)。