A.CISC更適于采用硬布線控制邏輯,而RISC更適于采用微程序控制
B.CISC更適于采用微程序控制,但RISC更適于采用硬布線控制邏輯
C.CISC和RISC都只采用微程序控制
D.CISC和RISC都只采用硬布線控制邏輯
您可能感興趣的試卷
你可能感興趣的試題
A.指令種類少
B.指令種類多
C.指令尋址方式多
D.指令功能復(fù)雜
A.雖增加CPI,但更減少I
B.雖增加CPI,但更減少T
C.雖增加T,但更減少CPI
D.雖增加I,但更減少CPI
直接存儲(chǔ)器訪問(DMA)是一種快速傳遞大量數(shù)據(jù)常用的技術(shù)。工作過程大致如下。
①向CPU申請(qǐng)DMA傳送。
②獲CPU允許后,DMA控制器接管(1)的控制權(quán)。
③在DMA控制器的控制下,在存儲(chǔ)器和(2)之間直接進(jìn)行數(shù)據(jù)傳送,在傳送過程中不需要(3)的參與。開始時(shí)需提供要傳送的數(shù)據(jù)的(4)和(5)。
④傳送結(jié)束后,向CPU返回DMA操作完成信號(hào)。
A.結(jié)束地址
B.設(shè)備類型
C.數(shù)據(jù)長度
D.數(shù)據(jù)速率
直接存儲(chǔ)器訪問(DMA)是一種快速傳遞大量數(shù)據(jù)常用的技術(shù)。工作過程大致如下。
①向CPU申請(qǐng)DMA傳送。
②獲CPU允許后,DMA控制器接管(1)的控制權(quán)。
③在DMA控制器的控制下,在存儲(chǔ)器和(2)之間直接進(jìn)行數(shù)據(jù)傳送,在傳送過程中不需要(3)的參與。開始時(shí)需提供要傳送的數(shù)據(jù)的(4)和(5)。
④傳送結(jié)束后,向CPU返回DMA操作完成信號(hào)。
A.結(jié)束地址
B.起始地址
C.設(shè)備類型
D.數(shù)據(jù)速率
直接存儲(chǔ)器訪問(DMA)是一種快速傳遞大量數(shù)據(jù)常用的技術(shù)。工作過程大致如下。
①向CPU申請(qǐng)DMA傳送。
②獲CPU允許后,DMA控制器接管(1)的控制權(quán)。
③在DMA控制器的控制下,在存儲(chǔ)器和(2)之間直接進(jìn)行數(shù)據(jù)傳送,在傳送過程中不需要(3)的參與。開始時(shí)需提供要傳送的數(shù)據(jù)的(4)和(5)。
④傳送結(jié)束后,向CPU返回DMA操作完成信號(hào)。
A.外部設(shè)備
B.系統(tǒng)時(shí)鐘
C.系統(tǒng)總線
D.中央處理器
最新試題
假設(shè)某計(jì)算機(jī)中用一個(gè)字節(jié)表示一個(gè)數(shù),那么數(shù)-117的原碼是()反碼是()補(bǔ)碼是(),-117與小于等于()的數(shù)相加會(huì)產(chǎn)生溢出。
計(jì)算機(jī)的硬件分成5大組成部件,分別為()()()()和(),其中()負(fù)責(zé)把指令逐條從存儲(chǔ)器中取出,經(jīng)譯碼后向機(jī)器發(fā)出各種命令。
假設(shè)用一個(gè)8位的二進(jìn)制數(shù)表示一個(gè)數(shù)字,則-1的補(bǔ)碼是(),127的補(bǔ)碼是()。
空白(3)處應(yīng)選擇()
高速緩存中需要將主存地址轉(zhuǎn)換成cache地址,這種地址的轉(zhuǎn)換稱為地址映像,cache的地址映像方法有()()和()
相聯(lián)存儲(chǔ)器是按()訪問的存儲(chǔ)器,它一般應(yīng)用在()中。
3個(gè)可靠性為0.5的子系統(tǒng)組成串聯(lián)系統(tǒng)后可靠性是(),組成并聯(lián)系統(tǒng)后可靠性是()。
空白(1)處應(yīng)選擇()
空白(1)處應(yīng)選擇()
空白(1)處應(yīng)選擇()