A.立即尋址
B.直接尋址
C.間接尋址
D.變址尋址
您可能感興趣的試卷
你可能感興趣的試題
A.譯碼器
B.判斷程序
C.指令
D.時(shí)序信號(hào)
A.CPU從主存取出一條指令的時(shí)間
B.CPU執(zhí)行一條指令的時(shí)間
C.CPU從主存取出一條指令加上執(zhí)行這條指令的時(shí)間
D.時(shí)鐘周期時(shí)間
A.地址譯碼器
B.指令譯碼器
C.地址寄存器
D.指令寄存器
A.進(jìn)行加法運(yùn)算,因?yàn)樗械挠?jì)算都可以轉(zhuǎn)變?yōu)榧臃?br />
B.進(jìn)行整數(shù)運(yùn)算和浮點(diǎn)數(shù)運(yùn)算
C.執(zhí)行用二進(jìn)制編寫(xiě)的程序
D.進(jìn)行算術(shù)運(yùn)算和邏輯運(yùn)算
A.CPU訪問(wèn)存儲(chǔ)器的時(shí)間是由存儲(chǔ)器的容量決定的,存儲(chǔ)器容量越大,訪問(wèn)存儲(chǔ)器所需的時(shí)間越長(zhǎng)
B.大多數(shù)個(gè)人計(jì)算機(jī)中可配置的內(nèi)存容量?jī)H受地址總線位數(shù)限制
C.因?yàn)閯?dòng)態(tài)存儲(chǔ)器是破壞性讀出,所以必須不斷地刷新
D.一般情況下,ROM和RAM在存儲(chǔ)體中是統(tǒng)一編址的
最新試題
計(jì)算機(jī)的內(nèi)存儲(chǔ)器與外存儲(chǔ)器相比,內(nèi)存儲(chǔ)器(1)。內(nèi)存儲(chǔ)器可與CPU(2)交換信息。內(nèi)存儲(chǔ)器可分為(3)和ROM??瞻祝?)處應(yīng)選擇()
指令周期是指()。
CPU組成中不包括()。
下列部件中不屬于輸入設(shè)備的有(1)。既可作為輸入設(shè)備,又可以作為輸出設(shè)備的是(2)??瞻祝?)處應(yīng)選擇()
在計(jì)算機(jī)中,保存當(dāng)前正在執(zhí)行的指令的寄存器為(1),存放當(dāng)前指令地址的寄存器叫(2)。在順序執(zhí)行指令的情況下(存儲(chǔ)器按字節(jié)編址,指令字長(zhǎng)32位),每執(zhí)行一條指令,使程序計(jì)數(shù)器自動(dòng)加(3)。算術(shù)邏輯運(yùn)算的結(jié)果通常放在(4)中。空白(1)處應(yīng)選擇()
PCI總線是計(jì)算機(jī)中一種非常重要的外部總線,從數(shù)據(jù)寬度上看,PCI總線有32b、64b之分;從總線速度上分,有33MHz、66MHz兩種。經(jīng)過(guò)改良后的PCI-X,最高可以達(dá)到64b@133MHz,其數(shù)據(jù)傳輸速率為()。
運(yùn)算器是CPU的核心部件之一,其主要功能是()。
計(jì)算機(jī)的內(nèi)存儲(chǔ)器與外存儲(chǔ)器相比,內(nèi)存儲(chǔ)器(1)。內(nèi)存儲(chǔ)器可與CPU(2)交換信息。內(nèi)存儲(chǔ)器可分為(3)和ROM??瞻祝?)處應(yīng)選擇()
計(jì)算機(jī)的存儲(chǔ)器采用多級(jí)方式是為了()。
在計(jì)算機(jī)中,保存當(dāng)前正在執(zhí)行的指令的寄存器為(1),存放當(dāng)前指令地址的寄存器叫(2)。在順序執(zhí)行指令的情況下(存儲(chǔ)器按字節(jié)編址,指令字長(zhǎng)32位),每執(zhí)行一條指令,使程序計(jì)數(shù)器自動(dòng)加(3)。算術(shù)邏輯運(yùn)算的結(jié)果通常放在(4)中??瞻祝?)處應(yīng)選擇()