問(wèn)答題利用2μm×6μm的多晶硅柵極覆蓋在4μm×12μm薄氧化層的正中間構(gòu)成一個(gè)MOS管,已知Cox=5×10-4pF/μm2,估算柵極電容。
您可能感興趣的試卷
你可能感興趣的試題
1.問(wèn)答題集成電容主要有幾種結(jié)構(gòu)?
2.問(wèn)答題什么是無(wú)源電阻?什么是有源電阻?舉例說(shuō)明。
5.問(wèn)答題MOS器件按比例縮小后對(duì)器件特性有什么影響?
最新試題
利用2μm×6μm的多晶硅柵極覆蓋在4μm×12μm薄氧化層的正中間構(gòu)成一個(gè)MOS管,已知Cox=5×10-4pF/μm2,估算柵極電容。
題型:?jiǎn)柎痤}
把半導(dǎo)體級(jí)硅的多晶硅塊,轉(zhuǎn)換成一塊大的單晶硅的過(guò)程,稱(chēng)作()。生長(zhǎng)后的單晶硅被稱(chēng)為()。
題型:?jiǎn)雾?xiàng)選擇題
MOS器件按比例縮小后對(duì)器件特性有什么影響?
題型:?jiǎn)柎痤}
什么是無(wú)源電阻?什么是有源電阻?舉例說(shuō)明。
題型:?jiǎn)柎痤}
什么是MOS器件的體效應(yīng)?
題型:?jiǎn)柎痤}
晶體管的名字取自于()和()兩詞。
題型:多項(xiàng)選擇題
在晶體材料中,對(duì)于長(zhǎng)程有序的原子模式最基本的實(shí)體就是()。
題型:?jiǎn)雾?xiàng)選擇題
版圖DRC、ERC和LVS的意義是什么?
題型:?jiǎn)柎痤}
為提高CMOS集成電路的抗自鎖能力,可在版圖設(shè)計(jì)上采取哪些措施?
題型:?jiǎn)柎痤}
在圖中,若所有的晶體管都工作在飽和區(qū),畫(huà)出Vx從一個(gè)大的正值下降時(shí)Ix的草圖。
題型:?jiǎn)柎痤}